ارائه یک ساختار پویا پیکربندی شونده بر اساس ترکیب شبکه های روی تراشه و گذرگاه برای سیستم های چند پردازنده روی یک تراشه

پایان نامه
چکیده

استفاده از ساختار ارتباطی شبکه های روی تراشه در سیستم های چند پردازنده روی یک تراشه، ایده جدیدی است که از اواخر دهه 1990 شکل گرفته است و با وجود ارائه ساختارها و مدل های گوناگون برای آن، هنوز با مسایل حل نشده ای روبرو می باشد. به طور کلی، این ایده در تقابل با ساختار گذرگاه مطرح شده است. به عبارت دیگر عموماً ادعا می شود که این ساختار مزایایی دارد که استفاده از آن را منطقی تر از ساختار گذرگاه می نماید. از مزایایی که به عنوان نمونه می توان به آنها اشاره کرد، سرعت بیشتر، مصرف انرژی کمتر در انتقال حجم زیاد اطلاعات و سیستم ساختاریافته تر است. با این حال غالباً در سیستم های کامپیوتری، یک روش نمی تواند سیستم را از همه نظر بهینه کند و یک مصالحه بین پارامترهای روش های مختلف صورت می گیرد تا روش برتر انتخاب گردد. در این پایان نامه ابتدا مقایسه ای بین مزایا و معایب هر یک از دو ساختار گذرگاه داده و شبکه روی تراشه صورت می گیرد. سپس روشی ارائه خواهد شدکه یک سیستم بتواند به صورت پویا و با به کار گیری ترکیبی از این دو ساختار، از مزایای هر دو آنها بهره برده تا بهبود کارایی حاصل شود. در این روش، با توجه به دو معیار نرخ متوسط تولید بسته ها و میزان تقاضای استفاده از ساختار گذرگاه، ساختار مناسب جهت ارسال هر بسته به گونه ای تعیین می شود که در ضمن حفظ حداکثر کارایی، بتواند مصرف انرژی را کاهش دهد.

۱۵ صفحه ی اول

برای دانلود 15 صفحه اول باید عضویت طلایی داشته باشید

اگر عضو سایت هستید لطفا وارد حساب کاربری خود شوید

منابع مشابه

ارائه مدل تحلیلی برای ساختار ترکیبی شبکه روی تراشه و گذرگاه داده بخش بندی شده برای سیستم های روی تراشه

از سال 2001 با ارائه مفاهیم اولیه شبکه روی تراشه توسط آزمایشگاه سیستم های کامپیوتری دانشگاه استانفورد، این ساختار به طور تدریجی جایگزین گذرگاه داده شد. هر چند امروزه شبکه روی تراشه به عنوان شبکه ارتباطی در سیستم های روی تراشه مورد پذیرش قرار گرفته است اما گذرگاه داده در برخی موارد عملکرد بهتری نسبت به این ساختار دارد. استفاده از گذرگاه داده در مواردی مانند انتقال بسته‎های کوچک، بسته های کنترلی،...

ارائه یک روش رفع بن بست در معماری ترکیبی شبکه روی تراشه و گذرگاه داده

افزایش سرعت هسته های پردازشی موجب شده ارتباطات نقش مهمی را در معماری شبکه روی تراشه ایفا نماید. از این رو مسیریابی به عنوان یکی از مهم ترین موضوعات شبکه روی تراشه مطرح می باشد. به منظور مدیریت بن-بست دو نگرش پایه ای اجتناب از بن بست و رفع بن بست در شبکه های میان ارتباطی وجود دارد. زمانی که تعدادی از بسته-ها در چرخه ای قادر به حرکت به سمت مقصد خود نباشند بن بست رخ می دهد. علت این رخداد، اشغال من...

15 صفحه اول

ارائه ی یک معماری مبتنی بر ترکیب باس و شبکه روی تراشه جهت سیستم های روی تراشه و توسعه ی الگوریتم نگاشت و مسیریابی درآن

با پیشرفت تکنولوژی ساخت تراشه های نیمه هادی، امکان قرار گرفتن اجزای مختلف یک سیستم با ده ها پردازنده بر روی یک تراشه به وجود آمده است. شبکه ی روی تراشه، به عنوان یک شبکه ی ارتباطی موثر برای چنین سیستم هایی به کار می رود. شبکه روی تراشه از مجموعه ای از مسیریاب ها که با کانال های ارتباطی به هم متصل شده اند، تشکیل شده است. در توپولوژی شبکه روی تراشه هر مسیریاب به یک پردازنده متصل است و هر دو در نا...

15 صفحه اول

شبکه های چند ضلعی روی تراشه

در دهه های گذشته با توجه به رشد روز افزون تکنولوژی، رویکرد noc برای اداره پیچیدگی های ارتباطات روی تراشه چاره ساز بوده است. تا به حال، تحقیقات گوناگون و وسیعی در این زمینه انجام گرفته، همبندی های مختلفی پیشنهاد شده، و پیشنهاداتی مانند سه بعدی سازی مدارات مجتمع برای بهبود کارایی یک تراشه داده شده است. از سوی دیگر، تکنولوژی نانو، یک رویکرد انقلابی در عصر حاضر بوده است، و کاربردهای فراوانی در بسی...

15 صفحه اول

طراحی و شبیه سازی الگوریتم های مسیریابی تحمل پذیر نقص در شبکه بر روی تراشه

      چکیده   افزایش پیچیدگی طراحی مدارهای مجتمع از یک سو و نیاز به جداسازی فعالیت بخش های محاسباتی و ارتباطی در تراشه های امروزی از سویی دیگر، مسیر طراحی را به سوی سامانه های مبتنی بر شبکه روی تراشه سوق داده است   در مقیاس های زیر میکرون تکنولوژی، تحمل پذیری نقص یک عامل با اهمیت در ارتباط با شبکه روی تراشه می شود. این مقاله الگوریتم های تحمل پذیر نقص برای استفاده در حوزه شبکه بر روی تراشه را ب...

متن کامل

ارائه ی توپولوژی های جدید برای شبکه روی تراشه

در این پروژه علاوه بر تعریف شبکه روی تراشه و مزیت های آن بر سیستم روی تراشه نقش توپولوژی در شبکه روی تراشه بررسی می شود و توچولوژی های جدیدی معرفی می گردد. و نقش تاخیر و توان مصرفی را با توپولوژی های موجود در شبکه روی تراشه مقایسه می نماید.شبیه ساز xmulator یک شبیه ساز کامل ی محسوب می گردد که توپولوژی جدید(square)را از لحاظ تاخیر و توان مقایسه نموده و نشان میدهد که تاخیر کمتری داشته لذا هزینه ی...

15 صفحه اول

منابع من

با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید

ذخیره در منابع من قبلا به منابع من ذحیره شده

{@ msg_add @}


نوع سند: پایان نامه

وزارت علوم، تحقیقات و فناوری - دانشگاه اصفهان - دانشکده فنی و مهندسی

میزبانی شده توسط پلتفرم ابری doprax.com

copyright © 2015-2023